软件无线电的设计思想之一是将A/D 转换器尽可能靠近天线,即把A/D从基带移到中频甚至射频,把接收到的模拟信号尽早数字化。由于数字信号处理器(DSP)的处理速度有限,往往难以对 A/D采样得到的高速率数字信号直接进行各种类别的实时处理。为了解决这一矛盾,需要采用数字下变频(DDC)技术,将采样得到的高速率信号变成低速率基带信号,以便进行下一步的信号处理。
FIR decimation filter FIR抽取滤波器
digital decimation filter 数字抽取滤波器
CIC decimation filter CIC抽取滤波器
comb decimation filter 梳状滤波器
Polystage-decimation filter 多级抽取滤波器
half band decimation filter 半带抽取滤波器
multi stage decimation filter 多级数字抽取滤波器
the decimation filter of cic cic抽取滤波器
a multi stage decimation filter 多级数字抽取滤波器
Finally,a monolithicΣADC is implemented in SMIC 0.18μm CMOS process including aΣmodulator and a digital decimation filter.
5、采用中芯国际0.18μm CMOS混合信号工艺实现了单芯片∑模数转换器,包括∑调制器和数字抽取滤波器。
参考来源 - 高性能、低功耗∑模数转换器的研究与实现It is composed of a modulator and a digital decimation filter.
它主要由∑—Δ调制器和数字降采样滤波器构成。
参考来源 - 高精度宽带ΣAs to the digital part, decimation filter, different characteristics under different down-sampling rates were analyzed. Two structure optimization schemes for decimation filters working in different down-sampling rates were presented respectively.
针对数字电路部分,即抽样滤波器,本文分析了其在不同降采样率下的不同特点,分别针对低降采样率和高降采样率两种应用环境对抽样滤波器的结构进行了优化。
参考来源 - Sigma·2,447,543篇论文数据,部分数据来源于NoteExpress
The on-chip decimation filter is configured for maximum performance and flexibility.
该器件配置片内抽取滤波器,可获得最高性能和灵活性。
An on-board digital multiplexer allows the user to access data from the various stages of the decimation filter.
用户可以通过片上数字多路复用器访问各级抽取滤波器中的数据。
The digital decimation filter taking the important constituent in the Delta-Sigma Analog-to-Digital converter is realized by the multistage structure.
数字抽取滤波器是它的重要组成部分,通常采用多级结构来实现。
软件无线电的设计思想之一是将A/D 转换器尽可能靠近天线,即把A/D从基带移到中频甚至射频,把接收到的模拟信号尽早数字化。由于数字信号处理器(DSP)的处理速度有限,往往难以对 A/D采样得到的高速率数字信号直接进行各种类别的实时处理。为了解决这一矛盾,需要采用数字下变频(DDC)技术,将采样得到的高速率信号变成低速率基带信号,以便进行下一步的信号处理。
应用推荐