... AFTER CLOCK 时钟后 AFTER CLOCK PULSE 时钟脉冲之后 AGC 自动增益控制 ...
基于32个网页-相关网页
after clock pulse
后时钟脉冲
以上为机器翻译结果,长、整句建议使用 人工翻译 。
After the stop bit is received, the device will acknowledge the received byte by bringing the Data line low and generating one last clock pulse.
在收到停止位之后,设备将通过拉低数据线,生成最后一个时钟脉冲来应答收到的字节。
youdao
应用推荐
模块上移
模块下移
不移动