...成晶体体管开启的状况下,从S极(源极)到D极(漏极)的泄电量大幅度减低而从金属栅极到形成晶体 体硅衬底 ( Silicon Substrate )的驱动电流效率晋升20%以上数值表白,45纳米晶片每传世私服秒钟可以兴许进行约三千亿次的开关动作,即形成晶体体管的能晋升20%...
基于343个网页-相关网页
7 ALLOY/SINTER 熔合 Alloy之目的在使铝与硅基(Silicon Substrate)之接触有Ohmic特性,即电压与电流成线性关系。Alloy也可降低接触的阻值。
基于24个网页-相关网页
v groove silicon substrate 型槽硅衬底
v groove silicon substrate v 型槽硅衬底
silicon substrate IC's 硅衬底集成电路
silicon substrate loss 硅衬底损耗
doped silicon substrate 掺杂的硅衬底上
Chemomechanical polishing(CMP)technology of silicon substrate inULSI is introduced in this paper.
介绍了特大规模集成电路(ULSI)硅衬底的化学机械抛光工艺。
参考来源 - ULSI硅衬底的化学机械抛光技术·2,447,543篇论文数据,部分数据来源于NoteExpress
It combines an Au microelectrodes array (AuMEA) with two light-addressable potentiometric sensors (LAPS) on a silicon substrate.
系统由一个电化学微电极阵列和两个光寻址电位传感器组成。
Examples are given to illustrate that the change of silicon substrate conductivity affects distributed parameters of MIS transmission line.
研究了硅衬底导电率变化对金属绝缘半导体传输线的分布电阻和分布电感参数的影响。
The results show that carbon nanotubes grown on porous silicon substrate are well aligned with uniform diameter and dispersed distribution.
结果表明,以多孔硅为衬底生长的碳纳米管管径均匀且离散分布,定向性良好。
应用推荐